[전기전자통신] 덧셈기,뺄셈기
페이지 정보
작성일 23-04-16 14:27
본문
Download : 덧셈기뺄셈기.hwp
레포트 > 사회과학계열
순서
반가산기 회로는 아래와 같다
덧셈기/뺄셈기 구현
디지털 시스템 설계, 덧셈기,E셈기
a) 반가산기
2. 기초이론
디지털 시스템 설계 덧셈기.뺄셈기 입니다. CARRY(자리올림)는 X와 Y가 모두 1일 경우에만 1이 된다된다. 이 회로의 SUM은 두 개의입력중 어느 한 개의 입력만 1이 되면 출력이 1이 된다된다. 즉 자리 올림이라고 할수 있따
[전기전자통신] 덧셈기,뺄셈기
- 기본소자를 이용하여 조합회로 설계능력을 기르자.
- 조합회로에서 가장 기본이 되는 덧셈기 소자를 이용해서 4bit 덧셈기/뺄셈기 회로 구현
1. 實驗目標(목표)
5 . 實驗결과 및 고찰
목차
4. 實驗결과
Download : 덧셈기뺄셈기.hwp( 62 )
2. 기초이론
다.
- 그리고 이에 따른 설계 이론 이해
설명
이번 實驗의 설계요구 사항은 4bit BCD adder/subtracter를 설계하는 것이다.
일단 이번 회로를 설계하기 위해서는 반가산기와 전가산기에 마주향하여 알아야 한다.
3. 實驗방법
1. 實驗目標(목표)
□ 반가산기
EX-OR 게이트와 AND 게이트를 한 개씩 사용한 회로이다.디지털 시스템 설계 덧셈기.뺄셈기 입니다.


